Home Page Product 課程介紹 專業教育訓練課程 【課程七】Linux 驅動程式開發 上機實作課程(共四日)
Search By Category
Search By Keyword
專業教育訓練課程
Product Name
【課程七】Linux 驅動程式開發 上機實作課程(共四日)
Model
T020
Product Specification

Verilog硬體描述語言(HDL: Hardware Description Language)的設計理念在FPGA數位電路設計、超大型積體電路設計(VLSI)、及系統晶片(SOC)設計上均扮演著非常重要的角色,是軟硬體工程師在職場上必備的工具。


本課程的特色在於由淺而深、循序漸近的探討Verilog HDL的設計理念,並搭配精彩而簡易的Vivado設計範例,實際的在FPGA硬體板上徹底的實習數位電路設計。


本課程的最大目標是使學習者能夠快速的入門、快速的活用、具體的學習到Vivado Verilog HDL的設計技巧及經驗,以便增強在職場上的競爭力。


※上課時間 :歡迎機關團體或個人隨時來電洽詢。


 

  • 本課程教材內容包含五日全部紙本講義、所有提供實習的 Verilog 程式 source code、Digilent Basys3 FPGA 發展實驗板、實習使用的線材及結業證書
  • 每日課程時間: 9:00~12:00,13:00~17:00
  • 由於 FPGA 發展實驗板供應來源不穩定,本課程將選擇最容易取得的實驗板材機動採購以滿足課程需求,右圖板材內容僅供參考
  • Xilinx Vivado/Vitis FPGA 開發展示
  • 誠摯的邀請您來參加這場不能錯過的 Verilog 訓練課程

      

  

【課程內容表】

 

授課講師
兌全有限公司 專任講師
課程進度
內         容 
第一日
1. Verilog 電路模組架構及運算子使用方法說明
2. Verilog 行為模式描述及代表性循序指令說明(always、if-else、case)
3. Vivado 電路模擬及 FPGA 電路設計實習
第二日
1. Verilog 循序電路設計總覽: 正反器、暫存器、計數器、管線處理、檔案處理、微處理器界面技術
2. 七段顯示器及按鍵控制電路設計實習
3. 計秒器、計數器、馬表電路設計實習
第三日
1. Verilog 有限狀態機設計 (FSM : Finite State Machine)
2. Code Coverage 測試覆蓋率及設計優劣分析
3. 晶片合成(Chip Synthesis)方法說明
4. Layout 後的電路模擬及驗證(Post Layout Simulation)設計實習
第四日1. 晶片內建記憶體及FIFO 控制電路設計實習
2. RS-232通訊控制電路設計實習
第五日 1. PLL, VGA 控制電路設計實習
2. I2C 系統專題設計實習
3. SPI 系統專題設計實習
4. XADC 系統專題設計實習

 

【諮詢內容】

 

 

 



 

 

GPU123 Technology Co., Ltd.
Tel : +886 3301 9583  Fax : +886 3 301 9045
地址:
4F. -1, No. 67, Sec. 2, Daxing W. Rd. Taoyuan City, Taoyuan County  33046, Taiwan (R. 0. C. )    
    

 

Designed by ezb2b2c